KHO THƯ VIỆN 🔎

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

➤  Gửi thông báo lỗi    ⚠️ Báo cáo tài liệu vi phạm

Loại tài liệu:     PDF
Số trang:         127 Trang
Tài liệu:           ✅  ĐÃ ĐƯỢC PHÊ DUYỆT
 













Nội dung chi tiết: Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

©ỄĨĨI? irerKHOA CÔNG NGHỆ ĐIỆN TỨ BỌ MÒN ĐIỆN TỬ CÒNG NGHIỆPGIÁO TRÌNH VI XỬ LÝChương 4: Hoạt (lộng cùa bộ định thời (Timer).Trường Ị)H Cóng nghiệp Tp

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí p.HCM.CHƯƠNG4HOẠT ĐỘNG CỦA BỘ ĐỊNH THỜI (TIMER)I. MỜ ĐÀU:Bộ định y Là chuồi các FF (mồi FF là 1 mạch chia 2).thời Ngõ vào: nhận tín hiệu xung clock từ

nguồn xung. (TIMER) A Ngỗ ra: truyền tín hiệu xung dock cho FF báo tràn (cờ tràn).rINBộ định thời n bit (n tầng)oưlf: lần số xung ngõ vào.f/2n: tần s Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

ố xung ngõ ra.n: số lượng FF trong bộ định thời.•Tần sổ: tần sổ xung ngõ ra bang tần sổ xung ngõ vào chia cho 2X.•Giá trị: giá tri nhi phàn trong các

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

FF cùa bộ định thời là số đếm cua các xung clock tại ngỗ vào tử khi bộ định thời bat đau đem.•Tràn: xảy ra hiện tượng trân (cờ trán = ỉ) khỉ so đem ch

©ỄĨĨI? irerKHOA CÔNG NGHỆ ĐIỆN TỨ BỌ MÒN ĐIỆN TỬ CÒNG NGHIỆPGIÁO TRÌNH VI XỬ LÝChương 4: Hoạt (lộng cùa bộ định thời (Timer).Trường Ị)H Cóng nghiệp Tp

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí Giá trị: số đếm nằm trong khoảng 0 (OOOOH) -> 65535 (FFFFH).o Tràn: cờ trân bảng 1 khi số đếm từ FFFFH chuyển xuống OOOOH.Hình 11111111 họa đơn giãn

hoạt động của bộ định thời 3 bit:Hình 4.1.1: Bộ định thời 3 bit. (a) Sơ đồ logic. (b) Giản đồ thời gian.Hoạt động cùa một bộ định thời 3 bit đơn giãn Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

được minh họa trong hình trẽn. Mỗi một tầng Là D FF kích khới cạnh âm hoạt động như một mạch chia 2 do ta nổi ngô ra 0 với ngò vào D. Flipflop cở (Fla

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

g FF) là một mạch chot D được set bang 1 bời tang cuối của bộ định thời. Giãn đồ thời gian choGiáo trình 17 xử lý.119Biên soạn: Phạm Quang TriChương 4

©ỄĨĨI? irerKHOA CÔNG NGHỆ ĐIỆN TỨ BỌ MÒN ĐIỆN TỬ CÒNG NGHIỆPGIÁO TRÌNH VI XỬ LÝChương 4: Hoạt (lộng cùa bộ định thời (Timer).Trường Ị)H Cóng nghiệp Tp

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí xung clock. ... Sô đềm được ghi ớ dạng thập phân và được kiêm tra dê dâng bảng cách khão sát trạng thái của 3 flipflop. Ví dự. so dem là 4 xuất hiện k

hi Ọ1 = 1. Ọ1 = 0. Ọo = 0. Các flipflop ở trẽn là các flipflop tác dộng cạnh ám (nghĩa lã trạng thài cua các flipflop sè thay đùi theo cạnh âm cua xun Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

g clock). Kill so đèm trâu tir 111 xuông 000. ngõ ra Q; có cạnh âm lâm cho trạng thái của flipflop cờ dôi tir 0 lẽn 1 (ngõ vào D cùaflipflop này luôn

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí

luôn ơ logic ỉ).Chip 8051 fl Đùng để định một khoảng thời gian, có 2 bộ V* Đùng để đếm sự kiện (đếm số xung), định thời X DÙIIU du tạo lốc độ baud cho

©ỄĨĨI? irerKHOA CÔNG NGHỆ ĐIỆN TỨ BỌ MÒN ĐIỆN TỬ CÒNG NGHIỆPGIÁO TRÌNH VI XỬ LÝChương 4: Hoạt (lộng cùa bộ định thời (Timer).Trường Ị)H Cóng nghiệp Tp

Giáo trình Vi xử lý: Phần 2 - Phạm Quang Trí n cùa bộ dinh thời sẽ băng I.

©ỄĨĨI? irerKHOA CÔNG NGHỆ ĐIỆN TỨ BỌ MÒN ĐIỆN TỬ CÒNG NGHIỆPGIÁO TRÌNH VI XỬ LÝChương 4: Hoạt (lộng cùa bộ định thời (Timer).Trường Ị)H Cóng nghiệp Tp

Gọi ngay
Chat zalo
Facebook