KHO THƯ VIỆN 🔎

Thiết kế lõi vi xử lý 32 bit trên FPGA

➤  Gửi thông báo lỗi    ⚠️ Báo cáo tài liệu vi phạm

Loại tài liệu:     PDF
Số trang:         252 Trang
Tài liệu:           ✅  ĐÃ ĐƯỢC PHÊ DUYỆT
 













Nội dung chi tiết: Thiết kế lõi vi xử lý 32 bit trên FPGA

Thiết kế lõi vi xử lý 32 bit trên FPGA

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

Thiết kế lõi vi xử lý 32 bit trên FPGA VĂN THẠC sĩTP. HO CHÍ MINH, tháng 12 năm 20082Lòi cam đoanTác giã xin cam đoan danh dự răng công trinh này là cúa riêng tác giã. không có sự sao chép

source code của bât cử nguồn nào. Tác giã tự thiêt kế phần vi kiến trúc theo datasheet của ARM7TDMI của hàng AtmeL sau đó tự viết mà RTL theo đúng pha Thiết kế lõi vi xử lý 32 bit trên FPGA

n vi kiên trúc đà thiết ke.Neu sai tác già xin chiu hoàn toàn trách nhiệm!Tác gia3Lời cám ơnDế hoàn thành dề tài đúng tiến dộ, người thực hiện dề tài

Thiết kế lõi vi xử lý 32 bit trên FPGA

dà dược sự trợ giúp rất nhiều từ gia dinh, thầy cô rà dồng nghiệp.Trước hết người thực hiện đề tài xin chân thành cám ơn người trực tiếp hưởng dần và

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

Thiết kế lõi vi xử lý 32 bit trên FPGA uý báu để em có thề thực hiện đề tài này.ĩ 'ề phiu cơ quan công tác, Trung tâm Nghiên cứu và Dào tịio Thiết kế vi mạch (ICDREC), người thục hiện dề tà

i xin cám ơn Giám dốc trung tâm là Ths. Ngô Đức Hoàng đã tạo mọi điều kiện về mật thời gian và cơ sờ vật chất như phần mềm thiết kế vi mạch cùa hãng S Thiết kế lõi vi xử lý 32 bit trên FPGA

ynopsys, kit DE2 cua hãng Altera, phần cứng quang báo...Dông thời cám ơn tới toàn thê nhân viên ICDREC đã quan tám chia sê và giúp dỡ vê mật tinh thân

Thiết kế lõi vi xử lý 32 bit trên FPGA

cùng như vé vân đê kỹ thuật.Cám ơn Tiên sĩ Trân Thẳng, công ty Texas Instrument đà giảng dạy và cung câp một số kiến thức hữu ích về kiến trúc vi xữ

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

Thiết kế lõi vi xử lý 32 bit trên FPGA ang và em Huy!Người thực hiện dề tàiNgô Quang F Inh4Tóm tắtLuận văn này thiết kế lõi CPU 32 bit. kiến trúc ARM. Lỗi được thiết kế vói đường ống 5 tầng

nhăm nâng cao tốc độ xử lý. Do tập lệnh ARM quá phức tạp nên tác già chi mò phóng 20 lênh trong số 35 lệnh cua tập lệnh ARM Từ 20 lênh này. tác gia t Thiết kế lõi vi xử lý 32 bit trên FPGA

hiết kế specification cho lòi sau đó hiện thực lòi dùng ngôn ngừ mỏ ta phần cứng Verilog.Thiết kế ớ mức RTL được mô phóng chức năng dùng phần mềm vcs

Thiết kế lõi vi xử lý 32 bit trên FPGA

cùa hàng Synopsys. Sau khi mô phông chức năng thiết kế được tông hợp cho cả ASIC lẫn FPGA.về hướng ASIC thi thiết kế được tồng họp dùng phần mềm DC và

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

Thiết kế lõi vi xử lý 32 bit trên FPGA số tối đa cho phép lòi hoạt động đúng là 100 M11Z.về hướng FPGA thì tác giã đổ thiết kế lên kit DE2 và thực hiện ứng dụng giao tiếp máy tinh và điều k

hiên quang báo. Các chương trinh ứng dụng được tác giã viết băng họp ngữ vả biên dịch dùng phan mem ADS của hang ARM.Các từ khóa: ARM architecture. RI Thiết kế lõi vi xử lý 32 bit trên FPGA

SC, computer architecture, pipeline design, digital design.https: //k hot h u Vi e n .com5Mục lụcLời cam đoan2Lời cám (HI3

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

1Đại Học Quốc Gia Tp. Hồ Chí MinhTRƯỜNG ĐẠI HỌC BÁCH KHOANGÔ QUANG VINHTHIẾT KẺ LÕI VI XỬ LÝ RISC 32 BIT TRÊN FPGAChuyên ngành. Kỳ thuật Điện TữLUẬN V

Gọi ngay
Chat zalo
Facebook