Thiết kế bộ nhớ đệm cho bộ xử lí RISCV
➤ Gửi thông báo lỗi ⚠️ Báo cáo tài liệu vi phạmNội dung chi tiết: Thiết kế bộ nhớ đệm cho bộ xử lí RISCV
Thiết kế bộ nhớ đệm cho bộ xử lí RISCV
TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướn Thiết kế bộ nhớ đệm cho bộ xử lí RISCV ng dẫn: TẠ THỊ KIM HUỆHà nội,20/6/20211LỜI NÓI ĐÀUCùng với sự phát triền của xà hội .lĩnh vực Công nghệ máy tính đã vươn lên chiêm vị thẽ ngày càng cao trong tất cả các lình vực kinh tẽ,xa hội,cùng như trong đời sõng. Công nghệ máy tính bây giờ không chi được hiẽu trong chiếc máy tính mà nó còn đi s Thiết kế bộ nhớ đệm cho bộ xử lí RISCV âu vào trong các mặt đời sống xa hội,thông qua cá hệ nhúng ...Một thành phần quan trọng của máy tính là các bộ xử lí trung tâm (CPU).CÓ rãt nhiễu côngThiết kế bộ nhớ đệm cho bộ xử lí RISCV
sức được đâu tư vào việc chế tạo các CPU nhầm tạo ra các máy tính đáp ứng yêu cầu ngày càng cao cùa con người. Với sự phát triền nhanh chóng của côngTRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướn Thiết kế bộ nhớ đệm cho bộ xử lí RISCV tẳc kiên trúc máy tính với tập lệnh đơn giản hóa.Thiêt kê đơn giàn cung cấp hiệu năng vượt trội là lý tường đế sử dụng.Một số ứng dung điẽn hình bao gồm: xứ lí dừ liệu thương mại,các ứng dụng tính toán chuyên sâu khoa học và kỳ thuật,kiếm soát thời gian (hực.Đẽ thiết kê một CPU với đây đủ chức năng Thiết kế bộ nhớ đệm cho bộ xử lí RISCV cân một công cụ đủ mạnh. Từ đó dàn đến sự ra đời cùa các ngôn ngữ mô (à phần cứng như VHDL,Verilog và systemverilog... Ngôn ngừ mô tả phân cứng systeThiết kế bộ nhớ đệm cho bộ xử lí RISCV
mverirlog được sử dụng trong báo cáo này.Tù' ngôn ngừu systemverilog các nhà thiết kế phàn cứng có (ẽ thiết kế ra nhừng thiết bị phần cứng như PU ,bộ TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướn Thiết kế bộ nhớ đệm cho bộ xử lí RISCV giám bớt thời gian ,chi phí sản xuấtDanh sách các từ viết tắt2CPU..............Central Processing UnitRISC-V...........Reduced Instruction Set Computer -FiveSRAM.............Static Random Access MemoryFRAM.............Ferroelectric Random Access MemoryAMAT.............Average Memory Access TimeRTL. Thiết kế bộ nhớ đệm cho bộ xử lí RISCV .............Register Transfer LevelWRU..............Way Replacement UnitFSM..............Finite State MachineMCU..............Microcontroller UnitloTThiết kế bộ nhớ đệm cho bộ xử lí RISCV
..............Internet of ThingsFPU..............Internet of ThingsPULP.............Parallel Ultra Low PowerLSU..............Load Store UnitALU.......TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướn Thiết kế bộ nhớ đệm cho bộ xử lí RISCV ry AccessDanh sách hình vẽHình 1: Định dạng lệnh của RISC-V.....................................................................8Hình 2: Sơ đó khói cùa CPU RISCY.....................................................................123https://khothuvien.cori!Hình 3: kiến trúc pipe-line của CPU RI5CY.. Thiết kế bộ nhớ đệm cho bộ xử lí RISCV .............................................................14TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướnTRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘIVIỆN ĐIỆN TỬ - VIỄN THÔNGBÁO CÁO MÔN HỌC KĨ THUẬT MÁY TÍNHĐề tài:THIẾT KẼ BỘ NHỚ ĐỆM CHO BỘ XỬ LÍ RISC-VGiảng viên hướnGọi ngay
Chat zalo
Facebook